PCD2.H32x
| B
|
| 12.09.2005
| -218
| New version of IC6 PMD V31.1.1.0.C with corrected motion error (overshoot problem with low acceleration)
and new FPGA version HG1
|
| PCD2.H325/
H327
| A
| -2
| 05.05.2004
| -192
| TVS 5V anstelle 8V. Protects RS422 better
|
| PCD2.M170
| B
|
| 18.07.2003
| -185
| Bus-Print-M17_ (4 636 6696 0 Version A1 recognised also by an additional wire; later Bus-M48_ 4 636 6780 0), extend the access range to 511 for LIO
All deliveries with Datecode ≥0331 have this address range. Reworked from SAV are recognised through the mention "I/O 0 … 511"
|
| PCD2.M170
| B
|
| 15.03.2003
| -183
| New Layout Index G to fulfil conformity for EN61000-6-3, Residential limits
|
| PCD2.M157
PCD2.M1xx
|
|
| 11.10.2006
| -242
| Spilling/Miturbo Watch Dog falls down.
Capacitor on the Flip-Flop
|
| all PCD2.M1xx
| M17x:A
M1x0:K
M1x7:M
| - 4
| 27.11.2002
| -176
| Problem: conducted emission to high for ship approval 2002
Solution: bigger C in input filter (1uF instead of 220nF)
|
| PCD2.M1xx
| K
| -5
| 17.10.2000
| -149
-152
| Problem : Firmware changes are not possible with PCD equipped with CPLD from AEM. CPU’s can be blocked during programming of the CPLD.
Solution : Blocked CPU’s can be restored with bugs fix version V082 (M110/M120) or V0B2 (M150)
| Communication 00121 Hardware modification Mod. 5 (resistor R 184) not necessary anymore
| PCD2.M120
| K
| -6
| 27.06.2000
| -143
| Only new internal resistors due to a new delivery of an Integrated Circuit
New Pullup resistors on signal IOREAD and IOWRITE
|
| PCD2.M120
| K
|
| 12.1999
|
| Only new Printed Circuit Board for the Manufacturing
|
| PCD2.M120
| J
| -678
| 08.12.1999
| -130
| Stock of PCD2.M220 converted to PCD2.M120 ==> Total 64 pces
| In March 2000, all 64 pce delivered to Italy
| PCD2.M120
| J
| -7
| 04.12.1998
| -107
| Problem : Baud rate > 3 Mbd for Profibus-DP
Solution : Changed C16 and C24 to 10 pF (were 100 pF)
| Corrected on vers. “K”
| PCD2.M120
| J
|
| 15.10.1998
| -097
| New, equipped with 4 Mbit RAM instead of 1 Mbit
|
| PCD2.Mx20
| J
|
| 29.05.1998
| -016
| New, for Profibus-DP Slave :
Wired A11 to J4 pin 9 and new GAL
|
| PCD2.M1x0
| H
J
| -123 8
-8
| 31.10.1998
| -103
| Problem : Real time clock can lose more than 2 seconds a day
If the modif 3 does not solve all cases, carry out the more efficient modif. 8.
Solution : Solder a Shottky diode BAT48
| Communication 99022
(in addition to the communication 981032)
| PCD2.M1x0
| H
| -123
| 30.09.1998
| -102
| Problem : Real time clock can lose more than 2 seconds a day
Solution : Solder an additional capacitor onto the CPU or the F5x0.
| Communication 981032
Corrected on vers. “J”
| PCD2.M1x0.
| H
| -12
| 22.09.1998
| -023
-024
| Problem : Premature “Battery failure” error message with the lithium button battery, type Renata
Solution : Change the Shottky diode (LL103) to a silicium diode (LL4148) ; diode D10
| Communication 98102
and 99021
Corrected on vers. “J”
|
| E
|
|
|
| HW-Vers. E (68340 release "C" and GAL-Progr.: "CT1") All FW-Vers. equal or bigger than V004 will work (See S-Bus Functional one cell below)
|
| PCD2.M110 M120
| D
| 1
| 06.07.95 ..
.. 06.08.95
(Version D1)
| -041.. ..042
| HW-Vers. D1 (68340 release "G" and GAL-Progr.: "CT0") needs FW-$34, $36, $39 or $3b, or bigger than 004 with the execution of "SYSWR k 999, k 1" to make S-Bus functional on Port #0 and #1.
|
|
| D
|
|
|
| HW-Vers. D (68340 release "B" and GAL-Progr.: "CT0") FW-Vers. lower as $34 or higher than V004 will work (See S-Bus Functional one cell above)
|
| PCD2.M48_
|
| ,3
| 20.02.2008
| PC-0320
| Again modification on battery supervision
|
| PCD2.M48_
| C
| ,2
| 24.05.2007
| PC-0281
| battery supervision circuit changed
|
| PCD2.M48_
| C
| - 1
| 21.05.07
| -275
| Problem: in some cases, the PIT (timer time base) runs too fast Solution: With CPLD design V1D, the divider from 30kHz to 2 kHz is done with gray thus avoiding internal clock distribution problem causing spurious interrupts.
|
| PCD2.M48_
| A o B
| - 4
| 12.09.05
| -215
| Problem: in some cases, the RTC (Date and Time) was corrupted on Power On
Solution: With Modif 4 the control signals are improved to assure no more corruption of the RTC.
|
| PCD2.M48_
| A or B
| - 3
| 12.05.05
| - 211
| Problem: HF coil L5 brocks mechanically
Solution: with Modif 3, a ferrite is used as replacement, it is mechanical stronger
|
| PCD2.M480
| B
| 2
|
| -
| Between Dec 2004 and 10th of June are 120 CPU where the ACE was programmed with the old V13 (instead V23). Other that the SFC (read HW, FW, ACE-Version) are not working there is no mal function known due to FW V018 and V020.
|
| PCD2.M480
| A or B
| - 2
| 29.06.2004
| - 194
| Problem: Halt after short power supply interruption and in History, like "SYS. TYPE ERROR!", "FABINFO CRC FAIL". See 04/COM04071.pdf
Solution: Modif. 2 = reprogram the micro controller (ACE1101) Half solution: Alone with FW >#18 the CPU very probably will not go in Halt.
|
| PCD2.M480
| B
|
| 08.03.2004
| -187
| New PCB including Modif. 1
|
| PCD2.M480
| A
| -1
| 24.11.2003
| -187
| Problem: Possible RAM corruption during power on due to glitches on Reset signal.
Solution: Solder a wire from TP40 to TP366
|
| PCD2.M5xxx
| C
| 3,5,6
| 18.05.2011
| - 0524
| Modif. 6: New CPLD Version D2M5V1E, replaces Modif. 4
|
| PCD2.M5xxx
| C
| 3,4,5
| 14.10.2009
| - 0416
| Modif. 5: Eingangsfilter auf /IODIN schneller gemacht.
| ca. 200 Stück wurden auch mit Version C3,5 produziert und geliefert
| PCD2.M5xxx
| C
| 3,4
| 14.10.2009
| - 0415
| Modif. 4: Neues CPLD D2M5V1D
Default Adresse I/O Bus auf 255 geändert, Encoder korrigiert
|
| PCD2.M5xxx
| C
| -3
| 23.03.2009
| -0390
| Problem: No Problem on standard Application, concern only the use by R&D and Test Tools
Solution: New NSC_19 version (Improvement on µWire communication and debugging)
|
| PCD2.M5xxx
| C
| -2
| 17.11.2008
| -0372
| Problem: Battery absent, or wrong polarity is not detected
Solution: New NSC_18 version (battery supervision improved)
|
| PCD2.M5xxx
| C
| -1
| 15.05.08
| -0336
| New CPLD Version to make Out0 and Out1 working
New mechanic to make eDisplay fitting.
|
| PCD2.M5xxx
| C
|
| 5.12.07
| -0307
| LP Index e: diverse Anpassungen, u.a. EA..-0307 vertauschte RTS/CTS auf Slot A#1 und A#2
|
| PCD2.M5xxx
| B
|
| 10.08.07
| -0296
| LP Index d: /RESO neu beschaltet, neues CPLD, neuer Nitron-Batt.überwachung
|
| PCD2.R6000
| C
|
| 22.09.10
| -0458
| Version B 1 on new Layout
|
| PCD2.R6000
| B
| 1
| 05.05.1009
| -0458
| Widerstand / Diode zwischen /IODIN (Bus-Stecker) und SDA (EEPROM). Grund: Konflikt bei Modul-Erkennung mit angeschlossenem PCD2.C2000)
|
| PCD2.R6000
| B
|
| 09.07.09
| -0403
| Logic and filter added to the SPI clock, reset time for module, more place for some elements to solder
|
| PCD2.T500
| A
| 1
| 13.10.2008
| 0361
| Eingangsschaltung nach neuen MP-Bus Spezifikationen angepasst
Zertifizierung bestanden mit dieser Version (Modif.1)
|
| PCD2.T8xx
|
|
|
|
|
|
| PCD2.T814
| B
| -
| 01.10.05
| -
| First Serie Ludwig with FW V1.07
|
| PCD2.T851
| B
| -
| 01.10.05
| -
| First Serie Ludwig with FW V1.07
|
| PCD2.W2x0
| C
|
| 06.01.2006
| -220
| Modif.3 auf neuer LP realisiert
|
| PCD2.W2x0
| B
| -(1),2,3
| 22.11.2005
| -220
| Problem: PCD2.M480: Reflexionen auf dem I/O Bus in Zusammenhang mit Erweiterung generieren ‚falsche’ Clock Impulse Falsche Digitalwerte
Lösung: Filter – Kondensator auf Clock – Signal anbringen. Dadurch werden kurze Pulse unterdrückt. Siehe EA-EPCD2-220
| Wird korrigiert mit neuem Leiterplatten - Index
| PCD2.W2x0
Incl. all Zxx
| B
| -(1),2
| 28.10.2004
| -193
| Problem: Durch schnelle Lesezugriffe auf den A/D ändert sich der
gemessene Wert (Oversampling-FBox, Schnellere CPU’s)
Lösung: Reduktion des Längswiderstandes im Eingangsfilter
Wichtig: C’s vergrössert, Zeitkonstante bleibt gleich.
|
| PCD2.W220
| B
| -1
| 12.04.1995
|
| Eingangsfilter: Zeitkonstante von 1ms auf 10ms vergrössert
|
| PCD2.W2x0
| B
|
| 18.10.1994
|
| Identisch mit A1, realisiert auf neuem LP Index
|
| PCD2.W2x0
| A
| -1
| 27.09.1994
| -027
| Problem : Oscillation de l’OP.Amp. provocant l’instabilité de la référence et donc le tremblement des valeurs lues lors de la conversion (max-min ≈7 LSB au lieu de ≤ 2 LSB
Solution : Solder a capacitor of 10 nf/50 V in // of R3
|
| PCD2.W3x0
| C
| 1
| 20.10.2006
| -231
-244
| neue Referenz ADR03A, neue OpAmp AD8677
|
| PCD2.W3x0
| C
|
| 06.01.2006
| -220
| Modif.3 auf neuer LP realisiert
|
| PCD2.W3x0
| B
| -3
| 22.11.2005
| -220
| Problem: PCD2.M480: Reflexionen auf dem I/O Bus in Zusammenhang mit Erweiterung generieren ‚falsche’ Clock Impulse Falsche Digitalwerte
Lösung: Filter – Kondensator auf Clock – Signal anbringen. Dadurch werden kurze Pulse unterdrückt. Siehe EA-EPCD2-220
| Wird korrigiert mit neuem Leiterplatten - Index
| PCD2.W3x0
| B
| -
|
|
| Version A-1 realisiert auf Leiterplatte
|
| PCD2.W340
.W350
.W360
| A
| -1
| 19.04.2000
| -141
| Problem : Toleranzproblem bei Temperaturmessungen
Solution : Isolierter Draht von AGND zu Pin 8 der Schraubklemme, 100nF Kondensator zwischen AGND (Pin 8) und PGND
| PCD2.W300/W310 not concerned with this mod.
Corrected with vers. “B”
| PCD2.W4x0
| D
|
| 06.01.2006
| -220
| Modif.3 auf neuer LP realisiert
|
| PCD2.W4x0
| C
| -3
| 22.11.2005
| -220
| Problem: PCD2.M480: Reflexionen auf dem I/O Bus in Zusammenhang mit Erweiterung generieren ‚falsche’ Clock Impulse Falsche Digitalwerte
Lösung: Filter – Kondensator auf Clock – Signal anbringen. Dadurch werden kurze Pulse unterdrückt. Siehe EA-EPCD2-220
| Wird korrigiert mit neuem Leiterplatten - Index
| PCD2.W525
| B
| 1
| 17.03.2009
| 0388
| Problem: Im Zusammenhang mit Erweiterungsmodulen (PCD3.C200, C100) treten Überschwinger auf dem Bus auf, welche eine Störung des CPLD’s auf dem W525 verursachen.
Lösung: ‚Clamp – Diode’ von /IOWRITE auf +5V montieren
|
| PCD2.W525
| B
|
| 21.10.2008
| 0357
| Neue HW Version, bei der das manuelle Trimmen der Oszillatorfrequenz nicht mehr nötig ist. Wichtig: Auf gleichem Leiterplatten – Index!
Änderung: CPLD XC9536XL ersetzt durch grösseres CPLD XC9572XL, in welchem das bestehende Design schneller läuft (mehr Ressourcen) Weiter werden schnellere Isolatoren von TI für die galvanische Trennung eingesetzt.
| Nie produziert, erste Serie Version B wurde bereits mit Modifikation 1 versehen.
| PCD2.W525
| A
| (2) 3
| 18.09.2008
| -0357
| Problem: RC-Oscillator frequency too high, typically 40..45MHz. Module access from PCD is no more possible, modules don’t respond any more. Error message from module: ‘no response’
Solution: Frequency of the oscillator must be adjusted to 25..30MHz by changing components on the module.
| ‚Trimmen’ wird als zusätzliche Operation vor dem Funktionstest durchgeführt.
| PCD2.W525
| A
| 2
| 11.07.2008
| 0344
| Problem: EEPROM Zugriff (Produktionsdaten) hat nicht funktioniert mit CPLD Version V03.
Lösung: EEPROM Zugriff berichtigt, funktioniert mit CPLD V04.
| Module mit Version A1 werden nicht upgedatet.
| PCD2.W525
| A
| 1
| 13.03.2008
| 0332
| Problem: Module messen nach einiger Zeit (Tagen) plötzlich falsch.
Grund: Konfiguration wird Überschrieben, da Kommandos im CPLD verfälscht werden. (Metastabilität, CPLD und PCD asynchron, was in seltenen ungünstigen Fällen zu einer Verfälschung eines Bits führen kann)
Lösung: Signal /IOWRITE einsynchronisiert (doppelt gelatcht) in neuer CPLD Version V03.
| Rückrufaktion für alle bisher ausgelieferten Module mit Version A gemacht. (Keine Version A mehr beim Kunden im Betrieb)
| PCD2.W6x0
| B
| 1
| 20.10.2006
| -231
-244
| neue Referenz ADR03A, neue OpAmp AD8677
|
| PCD2.W6x0
| B
|
| 06.01.2006
| -220
| Modif.3 auf neuer LP realisiert
|
| PCD2.W6x0
| A
| -3
| 22.11.2005
| -220
| Problem: PCD2.M480: Reflexionen auf dem I/O Bus in Zusammenhang mit Erweiterung generieren ‚falsche’ Clock Impulse Falsche Digitalwerte
Lösung: Filter – Kondensator auf Clock – Signal anbringen. Dadurch werden kurze Pulse unterdrückt. Siehe EA-EPCD2-220
| Wird korrigiert mit neuem Leiterplatten - Index
| PCD2.W745
| A
| 1
| 20.10.2006
| -231
| neue Referenz ADR03A
|
| PCD2.W745
| A
|
| Juli 2004
| --
| Problem: Klemme 17pol von DINKLE mangelhaft, Drähte können in der Applikation herausfallen.
Lösung: Auslieferungen gestoppt, Module nachgearbeitet mit neuen Klemmen.
Siehe auch Fehlerbericht FB-PC-04-012
| Keine neue Version, alle ab August 2004 gelieferten Module sind einwandfrei.
| PCD2.Liebi Pellet Board
| A
| 1
| 17.07.2008
| -348
| Problem: Stecker Netzeinspeisung J2 180° verkehrt.
Lösung: Stecker Netzeinspeisung J2 um 180° drehen.
|
|
|